PCB設(shè)計的基礎(chǔ)技巧
PCB設(shè)計技巧
PCB設(shè)計技巧的問題解答
1.地的連接問題 ?
一個系統(tǒng)往往分成若干個PCB,有電源、接口、主板等,各板之間的地線往往各有互連,導(dǎo)致形成許許多多的環(huán)路,產(chǎn)生諸如
2.阻抗特性的估算
- 能否提供一些經(jīng)驗數(shù)據(jù)、公式和方法來估算布線的阻抗.
- 當(dāng)無法滿足阻抗匹配的要求時,是在信號線的末端加并 聯(lián)的匹配電阻好,還是在信號線上加串聯(lián)的匹配電阻好.
- 差分信號線中間可否加地線.
3.低頻環(huán)路噪聲的問題?
各個PCB板子相互連接之間的信號或電源在動作時,例如A板子有電源或信號送到B板子,一定會有等量的電流從地層流回到A 板子 (此為Kirchoff current law).這地層
4.為什么我的Protel軟件設(shè)計在DOS版電腦里調(diào)出來不是全圖?
有許多老電子工程師在剛開始用電腦繪制PCB線路圖時都遇到過這樣的問題,難道是我的電腦內(nèi)存不夠嗎? 我的電腦可有2GB內(nèi)存呀!可屏幕上的圖形為何還是缺胳膊少腿的呢?不錯,就是內(nèi)存配置有問題,您只需在您的CONFIG.SYS文件(此文件在C:根目錄下,若沒有,則創(chuàng)建一個)中加上如下幾行,存盤退出后 重新啟動電腦即可。
5.為何要將PCB文件轉(zhuǎn)換為GERBER文件和鉆孔數(shù)據(jù)后交PCB廠制板?
大多數(shù)工程師都習(xí)慣于將PCB設(shè)計好后直接發(fā)送PCB廠加工,而國際上比較流行的做法是將PCB文件轉(zhuǎn)換為GERBER文件和鉆孔數(shù)據(jù)后交PCB廠,為何要“多此一舉”呢? 因為電子工程師和PCB工程師對PCB的理解不一樣,由PCB工廠轉(zhuǎn)換出來的GERBER文件可能不是您所要的,常用的CAD軟件都能生成此二種格式文件。 如何檢查生成的GERBER正確性?您只需在免費軟件Viewmate V6.3中導(dǎo)入這些GERBER文件和D碼文件即可在屏幕上看到或通過打印機打出。 鉆孔數(shù)據(jù)也能由各種CAD軟件產(chǎn)生,一般格式為Excellon,在Viewmate中也能顯示出來。沒有鉆孔數(shù)據(jù)當(dāng)然做不出PCB了。
6我們應(yīng)該如何選擇PCB板材?
選擇PCB板材必須在滿足設(shè)計需求和可量產(chǎn)性及成本中間取得平衡點。設(shè)計需求包含電氣和機構(gòu)這兩部分。通常在設(shè)計非常高速的PCB板子(大于GHz的頻率)時這材質(zhì)問題會比較重要。就電氣而言,要注意介電常數(shù)(dielectric constant)和介質(zhì)損在所設(shè)計的頻率是否合用。
7.在高速PCB設(shè)計中怎么才可以解決信號的完整性問題?
信號完整性基本上是阻抗匹配的問題。而影響阻抗匹配的因素有信號源的架構(gòu)和輸出阻抗(output impedance),走線的特性阻抗,負(fù)載端的特性,走線的拓樸(topology)架構(gòu)等。解決的方式是靠端接(termination)與調(diào)整走線的拓樸。
8.我們應(yīng)該怎么避免高頻干擾?
避免高頻干擾的基本思路是盡量降低高頻信號電磁場的干擾,也就是所謂的串?dāng)_ (Crosstalk)。可用拉大高速信號和模擬信號之間的距離,或加ground guard/shunt traces在模擬信號旁邊。還要注意數(shù)字地對模擬地的噪聲干擾。
9.怎么才能實現(xiàn)差分布線方式?
差分對的布線有兩點要注意,一是兩條線的長度要盡量一樣長,另一是兩線的間距(此間距由差分阻抗決定)要一直保持不變,也就是要保持平行。平行的方式有兩種,一為兩條線走在同一走線層(side-by-side),一為兩條線走在上下相鄰兩層(over-under)。一般以前者side-by-side實現(xiàn)的方式較多。
10.對于只有一個輸出端的時鐘信號線,我們要如何實現(xiàn)差分布線?
要用差分布線一定是信號源和接收端也都是差分信號才有意義。所以如果一個時鐘信號只有一個接收端,那么我們是無法使用差分布線的。