射頻PCB設(shè)計(jì)和要考慮的因素
射頻PCB設(shè)計(jì)和要考慮的因素
RF PCB設(shè)計(jì)可能與傳統(tǒng)電路板完全不同。它通過阻抗匹配、類型走線(最好是共面的)、消除過孔(以避免反射)、接地層和過孔以及電源去耦等參數(shù)來區(qū)分。這些板還具有重要的方面,例如疊層和材料選擇。
由于 EMI 干擾和高頻信號通道等因素,這些因素使射頻設(shè)計(jì)更加復(fù)雜。豐樂壹博PCB設(shè)計(jì)服務(wù)團(tuán)隊(duì)是RF PCB設(shè)計(jì)專家。我們將在本文中詳細(xì)討論所有這些問題。讓我們從阻抗匹配開始。
阻抗匹配
當(dāng)阻抗在整個跡線上保持恒定時,受控阻抗無線電電路允許從源到負(fù)載的最大功率傳輸而不會失真。這稱為跡線的特性阻抗 (Z )。走線的幾何形狀決定了特性阻抗。這包括走線寬度、PCB材料的介電常數(shù)和走線厚度。此外,從參考平面的高度。PCB設(shè)計(jì)人員可以通過設(shè)計(jì)匹配電路來匹配這些阻抗。
射頻板材料
某些材料用于制造滿足高頻操作要求的射頻PCB。這些材料必須具有低信號損耗并在高頻操作中保持穩(wěn)定。它們還需要能夠吸收大量熱量。介電常數(shù) (DK)、損耗角正切(tan-d)和熱膨脹系數(shù)(CTE) 需要在寬頻率范圍內(nèi)保持一致。這些板具有3和 HTML3.5 作為介電常數(shù)的典型值。對于10-30GHz頻率范圍,損耗角正切值范圍為 0.0022 - 0.0095。
這些只是一些要求。此外,還要考慮制造的成本和難易程度。
通常使用由聚四氟乙烯(PTFE)、陶瓷和碳?xì)浠衔镏瞥傻牟牧?,或與某種玻璃混合。Rogers材料是射頻電路板設(shè)計(jì)的熱門選擇。羅杰斯的材料種類繁多。下面是幾個例子:
逆轉(zhuǎn)錄/杜羅
RO3000
RO4000
羅杰斯TMM
射頻PCB疊層
射頻板堆疊需要仔細(xì)注意組件和走線之間的隔離、電源去耦、層數(shù)、排列和放置等細(xì)節(jié)。下圖顯示了標(biāo)準(zhǔn)的4層射頻疊層。
頂層是放置射頻元件和走線的地方。頂層緊隨其后的是接地層和電源層。 底層包含所有非射頻部分和跟蹤信息。 這種安排最大限度地減少了射頻和非射頻組件之間的干擾。接地層是接地返回電流的最短路徑。這種疊層非常適合小型射頻板。
射頻走線設(shè)計(jì)
高頻信號傳播射頻跡線,因此容易受到干擾和傳輸損耗。走線是射頻板中的傳輸線。共面波導(dǎo)、微帶線和帶狀線是最常用的傳輸線。設(shè)計(jì)人員關(guān)心這些線路的特性阻抗。以下是一些確保正確操作和最小損耗的射頻走線設(shè)計(jì)注意事項(xiàng)。
保持走線盡可能短是至關(guān)重要的。這減少了衰減。
切勿在布局中平行放置RF和標(biāo)準(zhǔn)走線。如果兩者以這種方式放置,則會產(chǎn)生干擾。
需要接地層來提供信號返回路徑。
不建議在跡線上放置測試點(diǎn)。它會破壞走線的阻抗匹配值。
對于跟蹤性能,逐漸彎曲比保持急轉(zhuǎn)彎更好。
當(dāng)無法進(jìn)行右彎時,PCB設(shè)計(jì)人員可以使用計(jì)量過程來減少其影響。下圖說明了如何測量跡線。
以下公式給出 M:
設(shè)計(jì)地平面
任何射頻跡線或組件都需要返回路徑,或者允許電流通過它傳播。這是由地平面完成的。接地層需要額外的設(shè)計(jì)考慮。讓我們來看看它們。
每個射頻層都應(yīng)該有一個專用的接地層。為了使電流路徑盡可能短,PCB設(shè)計(jì)人員應(yīng)將接地層直接放置在每一層的下方。
地平面必須是連續(xù)的。不允許休息。這些中斷可能會為電流返回的更短路線開辟道路。
必須為放置在射頻傳輸電纜中的每個分流組件安裝兩個接地過孔。
通過設(shè)計(jì)
避免射頻走線中的過孔應(yīng)該是重中之重。但是,如果PCB設(shè)計(jì)人員無法避免這些,則必須遵循特定的過孔尺寸和長度。寄生電容是由電路板中的過孔引起的。在射頻板的情況下,該電容會影響高頻操作。為了減少這些頻率上的干擾,必須在設(shè)計(jì)過孔時牢記以下準(zhǔn)則:
通過引入更多的平行過孔來降低寄生電容
必須將專用過孔連接到組件的每個引腳或焊盤。
盡可能使用地平面縫合。這為電流創(chuàng)建了更短的接地回路。
通孔減少了射頻走線從一層到下一層的布線。
該設(shè)計(jì)允許您在內(nèi)層和頂層接地層之間使用盡可能多的過孔。 這些過孔必須至少是信號波長的 1/20。
電源去耦
射頻板需要降噪才能有效。這些電路板容易受到高頻噪聲的影響。因此,去除噪聲是一項(xiàng)復(fù)雜的任務(wù)。其中一種方法是電源去耦。
選擇去耦電容
該濾波器可消除電源引入電路的任何噪聲。這些電容器稱為去耦電容器。這些電容器連接到電源。
阻抗匹配應(yīng)該是每個射頻電路板不可或缺的一部分。連接去耦電容后,電路的阻抗應(yīng)保持恒定。為避免阻抗變化,請遵循以下設(shè)計(jì)注意事項(xiàng):
對于去耦,始終連接具有最小阻抗的電容器
要獲得最小阻抗,請?jiān)谧灾C振頻率(SRF)下運(yùn)行電容器。電容器的SRF值將與其電容成反比。
尋找SRF接近噪聲頻率的電容器。
放置去耦電容
正確放置去耦電容至關(guān)重要。下面的電路顯示了與IC并聯(lián)放置的兩個去耦電容器。
較高的電容器用于過濾低頻噪聲和存儲能量。較低的電容器濾除高頻噪聲。這些是其他放置指南:
元件和去耦電容應(yīng)放置在同一表面上。
將電容器與信號流路徑平行放置。
每個電容器都應(yīng)該有自己的接地通孔。
根據(jù)電容升序排列電容器。電容最小的電容離電源最近。
制造商和設(shè)計(jì)人員都需要更加關(guān)注射頻板的設(shè)計(jì)和制造過程。DFM團(tuán)隊(duì)?wèi)?yīng)遵循設(shè)計(jì)清單。這些板容易受到干擾和高頻噪聲的影響,因此即使是最輕微的錯誤也會對操作產(chǎn)生重大影響。這些方面和其他方法將幫助我們改進(jìn)我們的設(shè)計(jì)。
豐樂壹博專業(yè)PCB設(shè)計(jì)、PCB Layout、PCBA一站式生產(chǎn).
RF PCB設(shè)計(jì)可能與傳統(tǒng)電路板完全不同。它通過阻抗匹配、類型走線(最好是共面的)、消除過孔(以避免反射)、接地層和過孔以及電源去耦等參數(shù)來區(qū)分。這些板還具有重要的方面,例如疊層和材料選擇。
由于 EMI 干擾和高頻信號通道等因素,這些因素使射頻設(shè)計(jì)更加復(fù)雜。豐樂壹博PCB設(shè)計(jì)服務(wù)團(tuán)隊(duì)是RF PCB設(shè)計(jì)專家。我們將在本文中詳細(xì)討論所有這些問題。讓我們從阻抗匹配開始。
阻抗匹配
當(dāng)阻抗在整個跡線上保持恒定時,受控阻抗無線電電路允許從源到負(fù)載的最大功率傳輸而不會失真。這稱為跡線的特性阻抗 (Z )。走線的幾何形狀決定了特性阻抗。這包括走線寬度、PCB材料的介電常數(shù)和走線厚度。此外,從參考平面的高度。PCB設(shè)計(jì)人員可以通過設(shè)計(jì)匹配電路來匹配這些阻抗。
射頻板材料
某些材料用于制造滿足高頻操作要求的射頻PCB。這些材料必須具有低信號損耗并在高頻操作中保持穩(wěn)定。它們還需要能夠吸收大量熱量。介電常數(shù) (DK)、損耗角正切(tan-d)和熱膨脹系數(shù)(CTE) 需要在寬頻率范圍內(nèi)保持一致。這些板具有3和 HTML3.5 作為介電常數(shù)的典型值。對于10-30GHz頻率范圍,損耗角正切值范圍為 0.0022 - 0.0095。
這些只是一些要求。此外,還要考慮制造的成本和難易程度。
通常使用由聚四氟乙烯(PTFE)、陶瓷和碳?xì)浠衔镏瞥傻牟牧?,或與某種玻璃混合。Rogers材料是射頻電路板設(shè)計(jì)的熱門選擇。羅杰斯的材料種類繁多。下面是幾個例子:
逆轉(zhuǎn)錄/杜羅
RO3000
RO4000
羅杰斯TMM
射頻PCB疊層
射頻板堆疊需要仔細(xì)注意組件和走線之間的隔離、電源去耦、層數(shù)、排列和放置等細(xì)節(jié)。下圖顯示了標(biāo)準(zhǔn)的4層射頻疊層。
頂層是放置射頻元件和走線的地方。頂層緊隨其后的是接地層和電源層。 底層包含所有非射頻部分和跟蹤信息。 這種安排最大限度地減少了射頻和非射頻組件之間的干擾。接地層是接地返回電流的最短路徑。這種疊層非常適合小型射頻板。
射頻走線設(shè)計(jì)
高頻信號傳播射頻跡線,因此容易受到干擾和傳輸損耗。走線是射頻板中的傳輸線。共面波導(dǎo)、微帶線和帶狀線是最常用的傳輸線。設(shè)計(jì)人員關(guān)心這些線路的特性阻抗。以下是一些確保正確操作和最小損耗的射頻走線設(shè)計(jì)注意事項(xiàng)。
保持走線盡可能短是至關(guān)重要的。這減少了衰減。
切勿在布局中平行放置RF和標(biāo)準(zhǔn)走線。如果兩者以這種方式放置,則會產(chǎn)生干擾。
需要接地層來提供信號返回路徑。
不建議在跡線上放置測試點(diǎn)。它會破壞走線的阻抗匹配值。
對于跟蹤性能,逐漸彎曲比保持急轉(zhuǎn)彎更好。
當(dāng)無法進(jìn)行右彎時,PCB設(shè)計(jì)人員可以使用計(jì)量過程來減少其影響。下圖說明了如何測量跡線。
以下公式給出 M:
設(shè)計(jì)地平面
任何射頻跡線或組件都需要返回路徑,或者允許電流通過它傳播。這是由地平面完成的。接地層需要額外的設(shè)計(jì)考慮。讓我們來看看它們。
每個射頻層都應(yīng)該有一個專用的接地層。為了使電流路徑盡可能短,PCB設(shè)計(jì)人員應(yīng)將接地層直接放置在每一層的下方。
地平面必須是連續(xù)的。不允許休息。這些中斷可能會為電流返回的更短路線開辟道路。
必須為放置在射頻傳輸電纜中的每個分流組件安裝兩個接地過孔。
通過設(shè)計(jì)
避免射頻走線中的過孔應(yīng)該是重中之重。但是,如果PCB設(shè)計(jì)人員無法避免這些,則必須遵循特定的過孔尺寸和長度。寄生電容是由電路板中的過孔引起的。在射頻板的情況下,該電容會影響高頻操作。為了減少這些頻率上的干擾,必須在設(shè)計(jì)過孔時牢記以下準(zhǔn)則:
通過引入更多的平行過孔來降低寄生電容
必須將專用過孔連接到組件的每個引腳或焊盤。
盡可能使用地平面縫合。這為電流創(chuàng)建了更短的接地回路。
通孔減少了射頻走線從一層到下一層的布線。
該設(shè)計(jì)允許您在內(nèi)層和頂層接地層之間使用盡可能多的過孔。 這些過孔必須至少是信號波長的 1/20。
電源去耦
射頻板需要降噪才能有效。這些電路板容易受到高頻噪聲的影響。因此,去除噪聲是一項(xiàng)復(fù)雜的任務(wù)。其中一種方法是電源去耦。
選擇去耦電容
該濾波器可消除電源引入電路的任何噪聲。這些電容器稱為去耦電容器。這些電容器連接到電源。
阻抗匹配應(yīng)該是每個射頻電路板不可或缺的一部分。連接去耦電容后,電路的阻抗應(yīng)保持恒定。為避免阻抗變化,請遵循以下設(shè)計(jì)注意事項(xiàng):
對于去耦,始終連接具有最小阻抗的電容器
要獲得最小阻抗,請?jiān)谧灾C振頻率(SRF)下運(yùn)行電容器。電容器的SRF值將與其電容成反比。
尋找SRF接近噪聲頻率的電容器。
放置去耦電容
正確放置去耦電容至關(guān)重要。下面的電路顯示了與IC并聯(lián)放置的兩個去耦電容器。
較高的電容器用于過濾低頻噪聲和存儲能量。較低的電容器濾除高頻噪聲。這些是其他放置指南:
元件和去耦電容應(yīng)放置在同一表面上。
將電容器與信號流路徑平行放置。
每個電容器都應(yīng)該有自己的接地通孔。
根據(jù)電容升序排列電容器。電容最小的電容離電源最近。
制造商和設(shè)計(jì)人員都需要更加關(guān)注射頻板的設(shè)計(jì)和制造過程。DFM團(tuán)隊(duì)?wèi)?yīng)遵循設(shè)計(jì)清單。這些板容易受到干擾和高頻噪聲的影響,因此即使是最輕微的錯誤也會對操作產(chǎn)生重大影響。這些方面和其他方法將幫助我們改進(jìn)我們的設(shè)計(jì)。
豐樂壹博專業(yè)PCB設(shè)計(jì)、PCB Layout、PCBA一站式生產(chǎn).
標(biāo)簽:射頻PCB設(shè)計(jì)PCB設(shè)計(jì)